第67章 存算三维融合芯片架构灵感来了

    第67章 存算三维融合芯片架构灵感来了 (第2/3页)

多月,搞了这么多的事情,还技术陷入了瓶颈,如果不陷入瓶颈该会怎样?

    “是哪方面出了问题呢?”程荟感慨了一番之后还是关心的问着。

    她现在都已经习惯纪弘时不时的给他讲点儿技术理论了,甚至,她都觉得自己也快成半个AI领域的专家了,真要做项目可能差点儿意思,但是理论那是一套一套的。

    “关键位决策能力,这个问题还是没有太多的思路现在。”

    纪弘说道:“现在的计算机是二进制的,0和1,是和否,高电平或者低电平,我们都知道,利用一定的逻辑和编码规定,二进制可以表示所有数据,存储文字、图片、视频都不在话下。”

    程荟的计算机水平在这两个月已经有了突飞猛进的提升,纪弘说这些的时候已经不再需要绞尽脑汁的去举各种例子,可以直接说了:

    “但二进制有一个局限,比如,我可以用0表示否定,用1表示确定。那问题就来了,该怎么表示我不知道,或者不确定。”

    “三进制?”程荟脱口而出。

    “三进制是可以表示【不知道不确定】这个概念。”纪弘摇了摇头:“但是,这一刻的我不知道并不代表永久的不知道。

    “但随着时间的推移,获得的信息越来越多,原本不知道不确定的事情,达到了某个条件,【我又知道了、又可以确定了】,又该如何去表示和实现呢?

    “这里边有两个问题,一个是,确定了,确定的结果是什么,是1还是0。

    “另一个,是什么关键信息导致的确定被触发,触发是孤立因素导致的还是群体因素综合作用的?”

    纪弘所考虑的这些问题,从根本上来说,就是硬件层面去实现【关键位决策】的核心问题。

    “不行了不行了,我头都要爆炸!”程荟甩了甩脑袋:“老公,你是真强大,这么多问题都能梳理的这么清晰,我光听都听得脑袋快冒烟了!”

    【得到认可,存算三维融合芯片架构设计灵感+1】

    纪弘思索了非常多天的问题,也尝试了无数的思路,最终都卡在关键处有关键问题无法解决。

    理顺了属于自己的所有思路,一条一条的讲给程荟听,果不其然

    (本章未完,请点击下一页继续阅读)